|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
THC63LVD1023B |
THC63LVD1023B |
THC63LVD1023B |
LVDS THC63LVD1023B THC63LVD1023B THC63LVD1023B THine ■Wide dot clock range suited for TV Signal (480i-1080p), PC Signal (VGA-QXGA)
TTL/CMOS Input: 10-160MHz
LVDS Output: 20-160MHz
■PLL requires No external components
■Flexible Input/Output mode
1.Single/Dual TTL IN, Single/Dual LVDS OUT
2.Double edge input for Single TTL IN/Dual LVDS OUT
3.Input port SW for Single TTL IN/Dual LVDS OUT
4.Asynchronous Dual TTL IN/Dual LVDS OUT
■Clock edge selectable
■3 LVDS data mapping for simplifying PCB layout.
■Pseudo Random pattern generation circuit
■Supports Reduced swing LVDS for Low EMI
■Power down mode
■Low power single 3.3V CMOS design
■Backward compatible with THC63LVD1023
■144pin LQFP 2007/05/01 THC63LVD1023B.png circuit_data.zip parts_list.xls mdl.zip cadpart.zip THC63LVD1023B 18 LVDS Serdesトランスミッタ WUXGAに対応
低EMI
30bit color
Dual Link RoHS 鉛フリー 医療機器など、高い信頼性が求められる用途では事前に相談のこと。 液晶テレビ -20℃ 70℃ 3.3V 3.3V トランスミッター 1120Mbps TTL/CMOS inputLVDS output 非絶縁 |
THine |
■Wide dot clock range suited for TV Signal (480i-1080p), PC Signal (VGA-QXGA)
TTL/CMOS Input: 10-160MHz
LVDS Output: 20-160MHz
■PLL requires No external components
■Flexible Input/Output mode
1.Single/Dual TTL IN, Single/Dual LVDS OUT
2.Double edge input for Single TTL IN/Dual LVDS OUT
3.Input port SW for Single TTL IN/Dual LVDS OUT
4.Asynchronous Dual TTL IN/Dual LVDS OUT
■Clock edge selectable
■3 LVDS data mapping for simplifying PCB layout.
■Pseudo Random pattern generation circuit
■Supports Reduced swing LVDS for Low EMI
■Power down mode
■Low power single 3.3V CMOS design
■Backward compatible with THC63LVD1023
■144pin LQFP |
2007/05 |
THC63LVD1023B |
18 |
- |
LVDS Serdesトランスミッタ |
WUXGAに対応
低EMI
30bit color
Dual Link |
液晶テレビ |
- |
-20℃~70℃ |
3.3V |
トランスミッター |
1120Mbps |
- |
TTL/CMOS inputLVDS output |
RoHS,鉛フリー |
医療機器など、高い信頼性が求められる用途では事前に相談のこと。 |
- |
非絶縁 |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
|
|
THC63LVD1024 |
THC63LVD1024 |
THC63LVD1024 |
LVDS THC63LVD1024 THC63LVD1024 THC63LVD1024 THine ■Wide dot clock range suited for TV Signal(480i-1080p), PC Signal(VGA-QXGA)
Dual LVDS port IN/Dual TTL port Out Mode: 8 - 135MHz(CLKOUT)
Dual LVDS port IN/Single TTL port Out Mode: 40 - 150MHz(CLKOUT)
■PLL requires No external components
■Flexible Input/Output mode
1.Single/Dual LVDS port IN /Single/Dual TTL port OUT
2.Double Edge output
■50% output clock duty cycle
■TTL clock edge selectable
■TTL clock output timing programmable(3 step)
■2 Output data mapping for simplifying PCB layout.
■Power down mode
■Low power single 3.3V CMOS design
■144pin LQFP Exposed PAD 2007/08/01 THC63LVD1024.png circuit_data.zip parts_list.xls mdl.zip cadpart.zip THC63LVD1024 36 LVDS Serdesレシーバ SXGAに対応
低EMI
30bit color
Dual Link RoHS 鉛フリー 医療機器など、高い信頼性が求められる用途では事前に相談のこと。 液晶テレビ 0℃ 70℃ 3.3V 3.3V レシーバ 945Mbps LVDS inputTTL/CMOS output 非絶縁 |
THine |
■Wide dot clock range suited for TV Signal(480i-1080p), PC Signal(VGA-QXGA)
Dual LVDS port IN/Dual TTL port Out Mode: 8 - 135MHz(CLKOUT)
Dual LVDS port IN/Single TTL port Out Mode: 40 - 150MHz(CLKOUT)
■PLL requires No external components
■Flexible Input/Output mode
1.Single/Dual LVDS port IN /Single/Dual TTL port OUT
2.Double Edge output
■50% output clock duty cycle
■TTL clock edge selectable
■TTL clock output timing programmable(3 step)
■2 Output data mapping for simplifying PCB layout.
■Power down mode
■Low power single 3.3V CMOS design
■144pin LQFP Exposed PAD |
2007/08 |
THC63LVD1024 |
36 |
- |
LVDS Serdesレシーバ |
SXGAに対応
低EMI
30bit color
Dual Link |
液晶テレビ |
- |
0℃~70℃ |
3.3V |
レシーバ |
945Mbps |
- |
LVDS inputTTL/CMOS output |
RoHS,鉛フリー |
医療機器など、高い信頼性が求められる用途では事前に相談のこと。 |
- |
非絶縁 |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
|
|
THC63LVD1027 |
THC63LVD1027 |
THC63LVD1027 |
LVDS THC63LVD1027 THC63LVD1027 THC63LVD1027 THine ■30bits/pixel dual link LVDS Receiver
■30bits/pixel dual Link LVDS Transmitter
■Wide LVDS input skew margin: ± 480ps at 75MHz
■Accurate LVDS output timing: ± 250ps at 75MHz
■Reduced swing LVDS output mode supported tosuppress the system EMI
■Various line rate conversion modes supported
Dual link input / Dual link output [clkout=1x clkin]
Single link input / Dual link output [clkout=1/2x clkin]
Dual link input / Single link output [clkout=2x clkin]
■Distribution (signal duplication) mode supported
■Power down mode supported
■3.3V single voltage power supply
■No external components required for PLLs
■64pin TSSOP with Exposed PAD (0.5mm lead pitch) 2008/08/01 THC63LVD1027.png circuit_data.zip parts_list.xls mdl.zip cadpart.zip THC63LVD1027 21 LVDS Serdesリピータ SXGAに対応
低EMI
30bit color
Dual Link RoHS 鉛フリー 医療機器など、高い信頼性が求められる用途では事前に相談のこと。 液晶テレビ -20℃ 70℃ 3.3V 3.3V リピータ 595Mbps LVDS inputTTL/CMOS output 非絶縁 |
THine |
■30bits/pixel dual link LVDS Receiver
■30bits/pixel dual Link LVDS Transmitter
■Wide LVDS input skew margin: ± 480ps at 75MHz
■Accurate LVDS output timing: ± 250ps at 75MHz
■Reduced swing LVDS output mode supported tosuppress the system EMI
■Various line rate conversion modes supported
Dual link input / Dual link output [clkout=1x clkin]
Single link input / Dual link output [clkout=1/2x clkin]
Dual link input / Single link output [clkout=2x clkin]
■Distribution (signal duplication) mode supported
■Power down mode supported
■3.3V single voltage power supply
■No external components required for PLLs
■64pin TSSOP with Exposed PAD (0.5mm lead pitch) |
2008/08 |
THC63LVD1027 |
21 |
- |
LVDS Serdesリピータ |
SXGAに対応
低EMI
30bit color
Dual Link |
液晶テレビ |
- |
-20℃~70℃ |
3.3V |
リピータ |
595Mbps |
- |
LVDS inputTTL/CMOS output |
RoHS,鉛フリー |
医療機器など、高い信頼性が求められる用途では事前に相談のこと。 |
- |
非絶縁 |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
|
|
THC63LVD103D |
THC63LVD103D |
THC63LVD103D |
LVDS THC63LVD103D THC63LVD103D THC63LVD103D THine ■Wide dot clock range: 8-160MHz suited for NTSC, VGA, SVGA, XGA,SXGA and SXGA+ and 1080p
■PLL requires no external components
■Supports spread spectrum clock generator
■On chip jitter filtering
■Clock edge selectable
■Supports reduced swing LVDS for low EMI
■Power down mode
■Low power single 3.3V CMOS design
■64pin TQFP
■Pin compatible with THC63LVD103(30bits) 2007/01/01 THC63LVD103D.png circuit_data.zip parts_list.xls mdl.zip cadpart.zip THC63LVD103D 7 LVDS Serdesトランスミッタ WUXGAに対応
低EMI
30bit color RoHS 鉛フリー 医療機器など、高い信頼性が求められる用途では事前に相談のこと。 液晶テレビ 0℃ 70℃ 3.3V 3.3V トランスミッター 1120Mbps TTL/CMOS inputLVDS output 非絶縁 |
THine |
■Wide dot clock range: 8-160MHz suited for NTSC, VGA, SVGA, XGA,SXGA and SXGA+ and 1080p
■PLL requires no external components
■Supports spread spectrum clock generator
■On chip jitter filtering
■Clock edge selectable
■Supports reduced swing LVDS for low EMI
■Power down mode
■Low power single 3.3V CMOS design
■64pin TQFP
■Pin compatible with THC63LVD103(30bits) |
2007/01 |
THC63LVD103D |
7 |
- |
LVDS Serdesトランスミッタ |
WUXGAに対応
低EMI
30bit color |
液晶テレビ |
- |
0℃~70℃ |
3.3V |
トランスミッター |
1120Mbps |
- |
TTL/CMOS inputLVDS output |
RoHS,鉛フリー |
医療機器など、高い信頼性が求められる用途では事前に相談のこと。 |
- |
非絶縁 |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
|
|
THC63LVD104C |
THC63LVD104C |
THC63LVD104C |
LVDS THC63LVD104C THC63LVD104C THC63LVD104C THine ■Wide dot clock range: 8-112MHz suited for NTSC, VGA, SVGA, XGA, and SXGA
■PLL requires No external components
■50% output clock duty cycle
■TTL clock edge programmable
■Power down mode
■Low power single 3.3V CMOS design
■64pin TQFP
■Backward compatible with THC63LVDF64x(18bits) / F84x(24bits)
■Pin compatible with THC63LVD104A 2009/11/01 THC63LVD104C.png circuit_data.zip parts_list.xls mdl.zip cadpart.zip THC63LVD104C 15 LVDS Serdesレシーバ SXGAに対応
低EMI
30bit color
+85℃対応 RoHS 鉛フリー 医療機器など、高い信頼性が求められる用途では事前に相談のこと。 液晶テレビ -20℃ 85℃ 3.3V 3.3V レシーバ 784Mbps LVDS inputTTL/CMOS output 非絶縁 |
THine |
■Wide dot clock range: 8-112MHz suited for NTSC, VGA, SVGA, XGA, and SXGA
■PLL requires No external components
■50% output clock duty cycle
■TTL clock edge programmable
■Power down mode
■Low power single 3.3V CMOS design
■64pin TQFP
■Backward compatible with THC63LVDF64x(18bits) / F84x(24bits)
■Pin compatible with THC63LVD104A |
2009/11 |
THC63LVD104C |
15 |
- |
LVDS Serdesレシーバ |
SXGAに対応
低EMI
30bit color
+85℃対応 |
液晶テレビ |
- |
-20℃~85℃ |
3.3V |
レシーバ |
784Mbps |
- |
LVDS inputTTL/CMOS output |
RoHS,鉛フリー |
医療機器など、高い信頼性が求められる用途では事前に相談のこと。 |
- |
非絶縁 |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
|
|
THC63LVD823B |
THC63LVD823B |
THC63LVD823B |
LVDS THC63LVD823B THC63LVD823B THC63LVD823B THine ■Wide dot clock range suited for TV Signal (480p-1080p), PC Signal (VGA-QXGA)
TTL/CMOS Input: 10-160MHz
LVDS Output: 20-160MHz
■PLL requires No external components
■Flexible Input/Output mode
1.Single/Dual TTL IN, Single/Dual LVDS OUT
2.Double edge input for Single TTL IN/Dual LVDS OUT
■Clock edge selectable
■2 LVDS data mapping for simplifying PCB layout.
■Pseudo Random pattern generation circuit
■Supports Reduced swing LVDS for Low EMI
■Power down mode
■Low power single 3.3V CMOS design
■1.2 up to 3.3V tolerant data inputs to connect directly to low power,low voltage application and graphic processor.
■Backward compatible with THC63LVD823/THC63LVD823A
■100pin TQFP 2007/02/01 THC63LVD823B.png circuit_data.zip parts_list.xls mdl.zip cadpart.zip THC63LVD823B 10 LVDS Serdesトランスミッタ WUXGAに対応
低EMI
24bit color
Dual Link RoHS 鉛フリー 医療機器など、高い信頼性が求められる用途では事前に相談のこと。 液晶モニタ -20℃ 70℃ 3.3V 3.3V トランスミッター 1120Mbps TTL/CMOS inputLVDS output 非絶縁 |
THine |
■Wide dot clock range suited for TV Signal (480p-1080p), PC Signal (VGA-QXGA)
TTL/CMOS Input: 10-160MHz
LVDS Output: 20-160MHz
■PLL requires No external components
■Flexible Input/Output mode
1.Single/Dual TTL IN, Single/Dual LVDS OUT
2.Double edge input for Single TTL IN/Dual LVDS OUT
■Clock edge selectable
■2 LVDS data mapping for simplifying PCB layout.
■Pseudo Random pattern generation circuit
■Supports Reduced swing LVDS for Low EMI
■Power down mode
■Low power single 3.3V CMOS design
■1.2 up to 3.3V tolerant data inputs to connect directly to low power,low voltage application and graphic processor.
■Backward compatible with THC63LVD823/THC63LVD823A
■100pin TQFP |
2007/02 |
THC63LVD823B |
10 |
- |
LVDS Serdesトランスミッタ |
WUXGAに対応
低EMI
24bit color
Dual Link |
液晶モニタ |
- |
-20℃~70℃ |
3.3V |
トランスミッター |
1120Mbps |
- |
TTL/CMOS inputLVDS output |
RoHS,鉛フリー |
医療機器など、高い信頼性が求められる用途では事前に相談のこと。 |
- |
非絶縁 |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
|
|
THC63LVD827 |
THC63LVD827 |
THC63LVD827 |
LVDS THC63LVD827 THC63LVD827 THC63LVD827 THine ■Low power 1.8V CMOS design
■7mm x 7mm/72pin/0.65mm pitch/TFBGA package applicable to non-HDI PCB.
■Wide dot clock range, 10-174MHz, suited for
TV Signal: up to 1080p(74.25MHz dual)
PC Signal: up to 1920x1440(86MHz dual)
■Supports 1.8V single power supply
■1.8V/2.5V/3.3V TTL/CMOS inputs are supported by setting IOVCC=1.8V/2.5V/3.3V
■LVDS swing reducible by RS-pin to reduce both EMI and power consumption
■PLL requires No external components
■Flexible Input/Output mode
1.Single in / Dual LVDS out
2.Single in / Single LVDS out
3.Double edge Single in / Dual LVDS out
■2 LVDS data mapping to simplify PCB layout
■Power down mode
■Input clock triggering edge selectable by R/F pin
■6bit / 8bit modes selectable by 6B/8B pin 2012/02/01 THC63LVD827.png circuit_data.zip parts_list.xls mdl.zip cadpart.zip THC63LVD827 9 LVDS Serdesトランスミッタ 低消費電力、
1080pおよびWUXGAに対応
低EMI,
小型パッケージ(7mm x 7mm) RoHS 鉛フリー 医療機器など、高い信頼性が求められる用途では事前に相談のこと。 タブレットなどのモバイル機器全般 -40℃ 85℃ 1.8V 1.8V トランスミッター 1120Mbps TTL/CMOS inputLVDS output 非絶縁 |
THine |
■Low power 1.8V CMOS design
■7mm x 7mm/72pin/0.65mm pitch/TFBGA package applicable to non-HDI PCB.
■Wide dot clock range, 10-174MHz, suited for
TV Signal: up to 1080p(74.25MHz dual)
PC Signal: up to 1920x1440(86MHz dual)
■Supports 1.8V single power supply
■1.8V/2.5V/3.3V TTL/CMOS inputs are supported by setting IOVCC=1.8V/2.5V/3.3V
■LVDS swing reducible by RS-pin to reduce both EMI and power consumption
■PLL requires No external components
■Flexible Input/Output mode
1.Single in / Dual LVDS out
2.Single in / Single LVDS out
3.Double edge Single in / Dual LVDS out
■2 LVDS data mapping to simplify PCB layout
■Power down mode
■Input clock triggering edge selectable by R/F pin
■6bit / 8bit modes selectable by 6B/8B pin |
2012/02 |
THC63LVD827 |
9 |
- |
LVDS Serdesトランスミッタ |
低消費電力、
1080pおよびWUXGAに対応
低EMI,
小型パッケージ(7mm x 7mm) |
タブレットなどのモバイル機器全般 |
- |
-40℃~85℃ |
1.8V |
トランスミッター |
1120Mbps |
- |
TTL/CMOS inputLVDS output |
RoHS,鉛フリー |
医療機器など、高い信頼性が求められる用途では事前に相談のこと。 |
- |
非絶縁 |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
|
|
THC63LVDF84B |
THC63LVDF84B |
THC63LVDF84B |
LVDS THC63LVDF84B THC63LVDF84B THC63LVDF84B THine ■Wide dot clock and Wide VCC range:
20 to 70MHz at VCC= 2.5 to 2.7V
15 to 70MHz at VCC= 2.7 to 3.0V
15 to 85MHz at VCC= 3.0 to 3.6V
■Falling Edge Clock
■PLL requires No external components
■Rx power consumption < 80mW @VCC 2.5V,65MHz Grayscale
■Power-Down Mode
■Low profile 56 Lead TSSOP Package
■Pin compatible with THC63LVDF84A 2006/01/01 THC63LVDF84B.png circuit_data.zip parts_list.xls mdl.zip cadpart.zip THC63LVDF84B 13 LVDS Serdesレシーバ XGAに対応
低EMI
24bit color RoHS 鉛フリー 医療機器など、高い信頼性が求められる用途では事前に相談のこと。 液晶モニタ -10℃ 70℃ 3.3V 3.3V レシーバ 595Mbps LVDS inputTTL/CMOS output 非絶縁 |
THine |
■Wide dot clock and Wide VCC range:
20 to 70MHz at VCC= 2.5 to 2.7V
15 to 70MHz at VCC= 2.7 to 3.0V
15 to 85MHz at VCC= 3.0 to 3.6V
■Falling Edge Clock
■PLL requires No external components
■Rx power consumption < 80mW @VCC 2.5V,65MHz Grayscale
■Power-Down Mode
■Low profile 56 Lead TSSOP Package
■Pin compatible with THC63LVDF84A |
2006/01 |
THC63LVDF84B |
13 |
- |
LVDS Serdesレシーバ |
XGAに対応
低EMI
24bit color |
液晶モニタ |
- |
-10℃~70℃ |
3.3V |
レシーバ |
595Mbps |
- |
LVDS inputTTL/CMOS output |
RoHS,鉛フリー |
医療機器など、高い信頼性が求められる用途では事前に相談のこと。 |
- |
非絶縁 |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
|
|
THC63LVDF84C |
- |
- |
LVDS THC63LVDF84C THine ■Wide dot clock and Wide VCC range:
20 to 70MHz at VCC= 2.5 to 2.7V
15 to 70MHz at VCC= 2.7 to 3.0V
15 to 85MHz at VCC= 3.0 to 3.6V
■Falling Edge Clock
■PLL requires No external components
■Rx power consumption < 80mW @VCC 2.5V,65MHz Grayscale
■Power-Down Mode
■Low profile 56 Lead TSSOP Package
■Pin compatible with THC63LVDF84A 2015/01/01 THC63LVDF84C.png circuit_data.zip parts_list.xls mdl.zip cadpart.zip THC63LVDF84C 13 LVDS Serdesレシーバ XGAに対応
低EMI
24bit color RoHS 鉛フリー 医療機器など、高い信頼性が求められる用途では事前に相談のこと。 車載液晶モニタなど -40℃ 85℃ 3.3V 3.3V レシーバ 784Mbps LVDS inputTTL/CMOS output 非絶縁 MSt_LVDS_THine_4th_R |
THine |
■Wide dot clock and Wide VCC range:
20 to 70MHz at VCC= 2.5 to 2.7V
15 to 70MHz at VCC= 2.7 to 3.0V
15 to 85MHz at VCC= 3.0 to 3.6V
■Falling Edge Clock
■PLL requires No external components
■Rx power consumption < 80mW @VCC 2.5V,65MHz Grayscale
■Power-Down Mode
■Low profile 56 Lead TSSOP Package
■Pin compatible with THC63LVDF84A |
2015/01 |
THC63LVDF84C |
13 |
- |
LVDS Serdesレシーバ |
XGAに対応
低EMI
24bit color |
車載液晶モニタなど |
- |
-40℃~85℃ |
3.3V |
レシーバ |
784Mbps |
- |
LVDS inputTTL/CMOS output |
RoHS,鉛フリー |
医療機器など、高い信頼性が求められる用途では事前に相談のこと。 |
- |
非絶縁 |
- |
- |
- |
- |
MSt_LVDS_THine_4th_R |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
|
|
THC63LVDM83D |
THC63LVDM83D |
THC63LVDM83D |
LVDS THC63LVDM83D THC63LVDM83D THC63LVDM83D THine ■Wide dot clock range: 8-160MHz suited for NTSC, VGA, SVGA, XGA,SXGA and SXGA+
■PLL requires no external components.
■Supports spread spectrum clock generator.
■On chip jitter filtering.
■Clock edge selectable.
■Supports reduced swing LVDS for low EMI.
■Power down mode?Low power single 3.3V CMOS design.
■Low profile 56 Lead TSSOP Package.
■1.2 up to 3.3V tolerant data inputs to connect directly to low power, low voltage application and graphic processor.
■Pin compatible with THC63LVDM83C/83R(24bits). 2007/01/01 THC63LVDM83D.png circuit_data.zip parts_list.xls mdl.zip cadpart.zip THC63LVDM83D 7 LVDS Serdesトランスミッタ WUXGAに対応
低EMI
24bit color RoHS 鉛フリー 医療機器など、高い信頼性が求められる用途では事前に相談のこと。 液晶モニタ 0℃ 70℃ 3.3V 3.3V トランスミッター 1120Mbps TTL/CMOS inputLVDS output 非絶縁 |
THine |
■Wide dot clock range: 8-160MHz suited for NTSC, VGA, SVGA, XGA,SXGA and SXGA+
■PLL requires no external components.
■Supports spread spectrum clock generator.
■On chip jitter filtering.
■Clock edge selectable.
■Supports reduced swing LVDS for low EMI.
■Power down mode?Low power single 3.3V CMOS design.
■Low profile 56 Lead TSSOP Package.
■1.2 up to 3.3V tolerant data inputs to connect directly to low power, low voltage application and graphic processor.
■Pin compatible with THC63LVDM83C/83R(24bits). |
2007/01 |
THC63LVDM83D |
7 |
- |
LVDS Serdesトランスミッタ |
WUXGAに対応
低EMI
24bit color |
液晶モニタ |
- |
0℃~70℃ |
3.3V |
トランスミッター |
1120Mbps |
- |
TTL/CMOS inputLVDS output |
RoHS,鉛フリー |
医療機器など、高い信頼性が求められる用途では事前に相談のこと。 |
- |
非絶縁 |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
|
|
THC63LVDM83D-Z |
- |
- |
LVDS THC63LVDM83D-Z THine ■Wide dot clock range: 8-160MHz suited for NTSC, VGA, SVGA, XGA,SXGA and SXGA+
■PLL requires no external components.
■Supports spread spectrum clock generator.
■On chip jitter filtering.
■Clock edge selectable.
■Supports reduced swing LVDS for low EMI.
■Power down mode?Low power single 3.3V CMOS design.
■Low profile 56 Lead TSSOP Package.
■1.2 up to 3.3V tolerant data inputs to connect directly to low power, low voltage application and graphic processor.
■Pin compatible with THC63LVDM83C/83R(24bits). 2016/09/01 THC63LVDM83D-Z.png circuit_data.zip parts_list.xls cadpart.zip THC63LVDM83D-Z 7 LVDS Serdesトランスミッタ WUXGAに対応
低EMI
24bit color RoHS 鉛フリー 医療機器など、高い信頼性が求められる用途では事前に相談のこと。 車載液晶モニタなど -40℃ 105℃ 3.3V 3.3V トランスミッター 1120Mbps TTL/CMOS inputLVDS output 非絶縁 MSt_LVDS_THine_4th_R |
THine |
■Wide dot clock range: 8-160MHz suited for NTSC, VGA, SVGA, XGA,SXGA and SXGA+
■PLL requires no external components.
■Supports spread spectrum clock generator.
■On chip jitter filtering.
■Clock edge selectable.
■Supports reduced swing LVDS for low EMI.
■Power down mode?Low power single 3.3V CMOS design.
■Low profile 56 Lead TSSOP Package.
■1.2 up to 3.3V tolerant data inputs to connect directly to low power, low voltage application and graphic processor.
■Pin compatible with THC63LVDM83C/83R(24bits). |
2016/09 |
THC63LVDM83D-Z |
7 |
- |
LVDS Serdesトランスミッタ |
WUXGAに対応
低EMI
24bit color |
車載液晶モニタなど |
- |
-40℃~105℃ |
3.3V |
トランスミッター |
1120Mbps |
- |
TTL/CMOS inputLVDS output |
RoHS,鉛フリー |
医療機器など、高い信頼性が求められる用途では事前に相談のこと。 |
- |
非絶縁 |
- |
- |
- |
- |
MSt_LVDS_THine_4th_R |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
|
|
THC63LVDM83E |
THC63LVDM83E |
THC63LVDM83E |
LVDS THC63LVDM83E THC63LVDM83E THC63LVDM83E THine ■49pin 0.65mm pitch VFBGA Package
■Wide dot clock range: 8-160MHz suited for
TV Signal : NTSC(12.27MHz) - 1080p(148.5MHz)
PC Signal : QVGA(8MHz) - WUXGA(154MHz)
■1.2V to 3.3V CMOS inputs are supported.
■LVDS swing is reducible by RS-pin to reduce EMI and power consumption.
■PLL requires no external components.
■On chip jitter filtering.
■Spread Spectrum Clock input tolerant.
■Power down mode.
■Input clock triggering edge is selectable by R/F-pin.
■Operates from a Single 3.3V Supply and 110mW(typ.) at 75MHz. 2012/02/01 THC63LVDM83E.png circuit_data.zip parts_list.xls mdl.zip cadpart.zip THC63LVDM83E 7 LVDS Serdesトランスミッタ 低消費電力、
720pおよびWUXGAに対応
低EMI,
小型パッケージ(5mm x 5mm) RoHS 鉛フリー 医療機器など、高い信頼性が求められる用途では事前に相談のこと。 タブレットなどのモバイル機器全般 0℃ 70℃ 3.3V 3.3V トランスミッター 1120Mbps TTL/CMOS inputLVDS output 非絶縁 |
THine |
■49pin 0.65mm pitch VFBGA Package
■Wide dot clock range: 8-160MHz suited for
TV Signal : NTSC(12.27MHz) - 1080p(148.5MHz)
PC Signal : QVGA(8MHz) - WUXGA(154MHz)
■1.2V to 3.3V CMOS inputs are supported.
■LVDS swing is reducible by RS-pin to reduce EMI and power consumption.
■PLL requires no external components.
■On chip jitter filtering.
■Spread Spectrum Clock input tolerant.
■Power down mode.
■Input clock triggering edge is selectable by R/F-pin.
■Operates from a Single 3.3V Supply and 110mW(typ.) at 75MHz. |
2012/02 |
THC63LVDM83E |
7 |
- |
LVDS Serdesトランスミッタ |
低消費電力、
720pおよびWUXGAに対応
低EMI,
小型パッケージ(5mm x 5mm) |
タブレットなどのモバイル機器全般 |
- |
0℃~70℃ |
3.3V |
トランスミッター |
1120Mbps |
- |
TTL/CMOS inputLVDS output |
RoHS,鉛フリー |
医療機器など、高い信頼性が求められる用途では事前に相談のこと。 |
- |
非絶縁 |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
|
|
THC63LVDM87 |
THC63LVDM87 |
THC63LVDM87 |
LVDS THC63LVDM87 THC63LVDM87 THC63LVDM87 THine ■Low power 1.8V CMOS design
■5mm x 5mm/49pin/0.65mm pitch VFBGA Package applicable to non-HDI PCB
■Wide dot clock range, 8-160MHz suited for
TV Signal: NTSC(12.27MHz) - 1080p(148.5MHz)
PC Signal: QVGA(8MHz) - WUXGA(154MHz)
■Supports 1.8V single power supply
■1.8V/2.5V/3.3V CMOS inputs are supported by setting IOVCC=1.8V/2.5V/3.3V
■LVDS swing is reducible by RS-pin to reduce EMI and power consumption
■PLL requires no external components
■Supports spread spectrum clock generator
■On chip jitter filtering
■Power down mode
■Input clock triggering edge is selectable by R/F-pin 2012/02/01 THC63LVDM87.png circuit_data.zip parts_list.xls mdl.zip cadpart.zip THC63LVDM87 7 LVDS Serdesトランスミッタ 低消費電力、
720pおよびWUXGAに対応
低EMI,
小型パッケージ(5mm x 5mm) RoHS 鉛フリー 医療機器など、高い信頼性が求められる用途では事前に相談のこと。 タブレットなどのモバイル機器全般 -40℃ 85℃ 1.8V 1.8V トランスミッター 1120Mbps TTL/CMOS inputLVDS output 非絶縁 |
THine |
■Low power 1.8V CMOS design
■5mm x 5mm/49pin/0.65mm pitch VFBGA Package applicable to non-HDI PCB
■Wide dot clock range, 8-160MHz suited for
TV Signal: NTSC(12.27MHz) - 1080p(148.5MHz)
PC Signal: QVGA(8MHz) - WUXGA(154MHz)
■Supports 1.8V single power supply
■1.8V/2.5V/3.3V CMOS inputs are supported by setting IOVCC=1.8V/2.5V/3.3V
■LVDS swing is reducible by RS-pin to reduce EMI and power consumption
■PLL requires no external components
■Supports spread spectrum clock generator
■On chip jitter filtering
■Power down mode
■Input clock triggering edge is selectable by R/F-pin |
2012/02 |
THC63LVDM87 |
7 |
- |
LVDS Serdesトランスミッタ |
低消費電力、
720pおよびWUXGAに対応
低EMI,
小型パッケージ(5mm x 5mm) |
タブレットなどのモバイル機器全般 |
- |
-40℃~85℃ |
1.8V |
トランスミッター |
1120Mbps |
- |
TTL/CMOS inputLVDS output |
RoHS,鉛フリー |
医療機器など、高い信頼性が求められる用途では事前に相談のこと。 |
- |
非絶縁 |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
|
|
THC63LVDR84B |
THC63LVDR84B |
THC63LVDR84B |
LVDS THC63LVDR84B THC63LVDR84B THC63LVDR84B THine ■Wide dot clock and Wide VCC range:
20 to 70MHz at VCC= 2.5 to 2.7V
15 to 70MHz at VCC= 2.7 to 3.0V
15 to 85MHz at VCC= 3.0 to 3.6V
■PLL requires No external components
■Rx power consumption < 80mW @VCC 2.5V, 65MHz Grayscale
■Power-Down Mode
■Low profile 56 Lead TSSOP Package
■Rising Edge Clock
■Pin compatible with DS90CR286ATMD 2008/03/01 THC63LVDR84B.png circuit_data.zip parts_list.xls mdl.zip cadpart.zip THC63LVDR84B 13 LVDS Serdesレシーバ XGAに対応
低EMI
24bit color
Rising Edge RoHS 鉛フリー 医療機器など、高い信頼性が求められる用途では事前に相談のこと。 液晶モニタ -10℃ 70℃ 3.3V 3.3V レシーバ 595Mbps LVDS inputTTL/CMOS output 非絶縁 |
THine |
■Wide dot clock and Wide VCC range:
20 to 70MHz at VCC= 2.5 to 2.7V
15 to 70MHz at VCC= 2.7 to 3.0V
15 to 85MHz at VCC= 3.0 to 3.6V
■PLL requires No external components
■Rx power consumption < 80mW @VCC 2.5V, 65MHz Grayscale
■Power-Down Mode
■Low profile 56 Lead TSSOP Package
■Rising Edge Clock
■Pin compatible with DS90CR286ATMD |
2008/03 |
THC63LVDR84B |
13 |
- |
LVDS Serdesレシーバ |
XGAに対応
低EMI
24bit color
Rising Edge |
液晶モニタ |
- |
-10℃~70℃ |
3.3V |
レシーバ |
595Mbps |
- |
LVDS inputTTL/CMOS output |
RoHS,鉛フリー |
医療機器など、高い信頼性が求められる用途では事前に相談のこと。 |
- |
非絶縁 |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
|
|
THC63LVDR84C |
- |
- |
LVDS THC63LVDR84C THine ■Wide dot clock and Wide VCC range:
20 to 70MHz at VCC= 2.5 to 2.7V
15 to 70MHz at VCC= 2.7 to 3.0V
15 to 85MHz at VCC= 3.0 to 3.6V
■PLL requires No external components
■Rx power consumption < 80mW @VCC 2.5V, 65MHz Grayscale
■Power-Down Mode
■Low profile 56 Lead TSSOP Package
■Rising Edge Clock
■Pin compatible with DS90CR286ATMD 2015/01/01 THC63LVDR84C.png circuit_data.zip parts_list.xls mdl.zip cadpart.zip THC63LVDR84C 13 LVDS Serdesレシーバ XGAに対応
低EMI
24bit color
Rising Edge RoHS 鉛フリー 医療機器など、高い信頼性が求められる用途では事前に相談のこと。 車載液晶モニタなど -40℃ 85℃ 3.3V 3.3V レシーバ 784Mbps LVDS inputTTL/CMOS output 非絶縁 MSt_LVDS_THine_4th_R |
THine |
■Wide dot clock and Wide VCC range:
20 to 70MHz at VCC= 2.5 to 2.7V
15 to 70MHz at VCC= 2.7 to 3.0V
15 to 85MHz at VCC= 3.0 to 3.6V
■PLL requires No external components
■Rx power consumption < 80mW @VCC 2.5V, 65MHz Grayscale
■Power-Down Mode
■Low profile 56 Lead TSSOP Package
■Rising Edge Clock
■Pin compatible with DS90CR286ATMD |
2015/01 |
THC63LVDR84C |
13 |
- |
LVDS Serdesレシーバ |
XGAに対応
低EMI
24bit color
Rising Edge |
車載液晶モニタなど |
- |
-40℃~85℃ |
3.3V |
レシーバ |
784Mbps |
- |
LVDS inputTTL/CMOS output |
RoHS,鉛フリー |
医療機器など、高い信頼性が求められる用途では事前に相談のこと。 |
- |
非絶縁 |
- |
- |
- |
- |
MSt_LVDS_THine_4th_R |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
- |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|